用于SDH系统的STM-64级别(10GHz)的时钟恢复电路
DOI:
CSTR:
作者:
作者单位:

作者简介:

通讯作者:

中图分类号:

TN929.11 TN432

基金项目:

教育部留学归国人员启动基金资助项目!(教外司留1997-83 2 ),国家杰出青年科学基金资助项目!( 6982 5 10 1),国家“八六三”光电子主


A 10 GHz Clock Recovery Circuit Fabricated in 0. 18 μm CMOS Technology Used for STM-64 of SDH System
Author:
Affiliation:

Fund Project:

  • 摘要
  • |
  • 图/表
  • |
  • 访问统计
  • |
  • 参考文献
  • |
  • 相似文献
  • |
  • 引证文献
  • |
  • 资源附件
  • |
  • 文章评论
    摘要:

    本文叙述基于0.18μmCMOS工艺的10GHz时钟恢复电路的核心电路采用了辅以PLL的注入同步窄带环形压控振荡器(ISNR-VCO,injection-synchronized narrowband ring-VCO)。模拟结果表明,该电路能够工作在10GHz频率上,注人信号峰值0.42V时,同步范围可以达到360MHz。

    Abstract:

    参考文献
    相似文献
    引证文献
引用本文

顾峥 王志功.用于SDH系统的STM-64级别(10GHz)的时钟恢复电路[J].光电子激光,2000,(3):229~231

复制
分享
文章指标
  • 点击次数:
  • 下载次数:
  • HTML阅读次数:
  • 引用次数:
历史
  • 收稿日期:
  • 最后修改日期:1999-10-05
  • 录用日期:
  • 在线发布日期:
  • 出版日期:
文章二维码