面向SOC平台的高效H.264解码架构及实现
DOI:
CSTR:
作者:
作者单位:

作者简介:

通讯作者:

中图分类号:

TN919.81

基金项目:

国家高技术研究发展计划(863计划)


An Efficient Architecrture for H.264 Decoder Based on SOC Platform
Author:
Affiliation:

Fund Project:

  • 摘要
  • |
  • 图/表
  • |
  • 访问统计
  • |
  • 参考文献
  • |
  • 相似文献
  • |
  • 引证文献
  • |
  • 资源附件
  • |
  • 文章评论
    摘要:

    提出了一种面向SOC平台的高效H.264解码架,通过解码和去块效应的宏块级流水线化处理,解决了视频流支持灵活的宏块排序(FMO)和任意条带顺序(ASO)技术时码流内的宏块次序与去块效应操作中要求的光栅扫描顺序不同的矛盾,更有利于硬件实现。在硬件设计中,采用cache缓存法暂存用于去块效应的临时数据,同时采用双并行总线满足较高的系统带宽要求。FPGA和SOC的实现结果表明,在系统时钟为166 MHz时,设计结果完全满足1080HD(1920×1088@30 fps)的解码要求。

    Abstract:

    参考文献
    相似文献
    引证文献
引用本文

王淑慧,林涛,林争辉.面向SOC平台的高效H.264解码架构及实现[J].光电子激光,2006,(11):1388~1392

复制
分享
文章指标
  • 点击次数:
  • 下载次数:
  • HTML阅读次数:
  • 引用次数:
历史
  • 收稿日期:2006-01-05
  • 最后修改日期:2006-03-15
  • 录用日期:
  • 在线发布日期:
  • 出版日期:
文章二维码